SPP 1655 - Real100G.com: Mixed-Mode Basisbandprozessor für 100Gbps drahtlose Kommunikation

?berblick

Derzeit k?nnen im Mobilfunk Daten mit etwa 100 Megabit pro Sekunde (LTE-A) und in drahtlosen Funknetzwerken (WLAN) mit mehr als 1 Gigabit pro Sekunde übertragen werden. Anspruchsvolle Dienstleistungen, wie hochaufl?sendes Video-Streaming, fordern jedoch in Zukunft noch weit h?here Datenraten. Im Projekt REAL100G.COM verfolgt die Fachgruppe Schaltungstechnik das Ziel, eine drahtlose Datenübertragung mit 100 Gigabit pro Sekunde zu erreichen.

Die gr??te Herausforderung bei der Realisierung liegt hierbei in der Energieeffizienz. Machbarkeitsuntersuchungen zeigen, dass ein konventionelles digitales drahtloses System bei 100 Gigabit pro Sekunde so viel Energie verbraucht, dass der Einsatz der Technologie bei mobilen Systemen zu nicht akzeptabel kurzen Akkulaufzeiten führen würde. Der bei weitem gr??te Teil der elektrischen Energie wird dabei im Basisbandprozessor verbraucht.

Eine gemischt analog-digitale Realisierung des Basisbandprozessors stellt eine Alternative dar, um eine besonders energieeffiziente Realisierung zu erm?glichen. Die Grundidee ist, eine analoge Vorverarbeitung so zu realisieren, dass ein m?glichst gro?er Anteil der Basisbandsignalverarbeitung mit effizienter, analoger Signalverarbeitung durchgeführt wird, bevor die Analog-Digital-Wandlung und die Weiterverarbeitung mittels digitaler Signalverarbeitung erfolgt (s. Fig. 1). Untersuchungen haben ergeben, dass Parallel Spread Spectrum Sequencing (PSSS) ein Modulationsverfahren darstellt, das sich besonders gut zur Realisierung von gemischt analog-digitalen Signalprozessoren mit sehr hohen Datenraten und guter Energieeffizienz eignet.

Im Projekt REAL100G.COM werden von uns Systemarchitekturen, Modulationsverfahren und Signalverarbeitungstechniken unter Verwendung von PSSS untersucht, um energie- und hardwareeffiziente Basisbandprozessoren für zukünftige Funksysteme mit 100 Gbit pro Sekunde ?bertragungsrate zu realisieren. Ausserdem ist geplant, einen Basisbandprozessorchip mit 100 Gbit/s Datenrate als Demonstrator zu realisieren.

Die Arbeiten finden in Zusammenarbeit mit der Universit?t Stuttgart (Prof. Kallfass) und der Brandenburgischen Technischen Universit?t Cottbus-Senftenberg (Prof. Kraemer) statt. REAL100G.COM ist Teil des Schwerpunktprogramms ?Drahtlose Ultrahochgeschwindigkeits-Kommunikation für den mobilen Internetzugriff“ (SPP 1655) der Deutschen Forschungsgemeinschaft.

Das Real100G.com Projekt untersucht und entwickelt ein drahtloses 100Gbps Kommunikationssystem auf der Basis einer extrem hohen Bandbreite (50GHz) bei gleichzeitig moderater Bandbreiteneffizienz (2-4 b/s/Hz). Dazu wird eine Tr?gerfrequenz im Millimeterwellenbereich von 240 GHz verwendet. Dieser Grundansatz wird in beiden Phasen des Schwerpunktprogramms verfolgt. Dabei fokussieren wir unsere Aktivit?ten auf die Untersuchung und den Entwurf des Systems auf der Basis von PSSS, der Untersuchung geeigneter Basisbandalgorithmen und der notwendigen Synchronisation. Die gr??te Herausforderung bei drahtloser 100Gbps Systemen liegt in der extrem Signalverarbeitungsgeschwindigkeit, der hohen Komplexit?t des Basisbandprozessors sowie dem Stromverbrauch. In unserem Ansatz führt speziell die verwendete sehr hohe Bandbreite zu zus?tzlichen Herausforderungen. Unsere Forschungsansatz basiert auf der Hypothese, dass ein mixed signal Verfahren mit Fokus auf dem analogen Bearbeitungsteil ein klassisches, digitales Basisbandprozessor-Konzept sowohl hinsichtlich der Komplexit?t als auch des Stromverbrauchs und letztlich auch hinsichtlich der Kosten unterbietet. Das gew?hlte PSSS (Parallel-Spread-Spectrum Sequencing) Verfahren wurde wegen seiner hohen Robustheit und der effizienten Umsetzbarkeit in einem analogen/ mixed-signal Ansatz eines 100 Gbps ?bertragungssystem, gew?hlt. Zus?tzlich werden aus ?hnlichen Gründen analog/mixed signal Synchronisationstechniken untersucht. In der ersten SPP-Phase haben wir uns auf das Systemdesign, den Basisbandempf?nger und die RF-Synchronisation für ein 100 Gbps System konzentriert. Mittels HiL (Hardware in the Loop) Tests konnten wir schon 40 Gbps Operationsgeschwindigkeit bei 240 GHz Tr?gerfrequenz nachweisen. Wesentliche Komponenten des mixed signal Basisbandprozessors und der Synchronisation wurden realisiert und getestet. In der zweiten Phase des SPP wollen wir uns auf die Untersuchung und Realisierung des 100 Gbps PSSS Senders konzentrieren. Darüber hinaus wollen wir einige interessante Erkenntnisse aus der ersten Phase vertiefen, z.B. Clipping Eigenschaften und Spektrum Shaping mittels PSSS Parameterwahl. Zus?tzlich werden weitere innovative Synchronisationsmethoden bei Tr?gerfrequenz untersucht. Unsere Kooperation mit dem Real100G.rf und End2End100 Projekt, die schon in der ersten Phase erfolgreich waren, werden fortgesetzt und zu einem gemeinsamen 100 Gbps Kommunikationsdemonstrator, der alle Komponenten eines modernen ?bertragungssystem beinhaltet, erweitert. Gemeinsame ?bertragungsexperiments sind geplant für das Ende des Projektes.

DFG-Verfahren Schwerpunktprogramme

Teilprojekt zu SPP 1655: Drahtlose Ultrahochgeschwindigkeitskommunikation für den mobilen Internetzugriff

Key Facts

Laufzeit:
06/2013 - 05/2020
Gef?rdert durch:
DFG
Websites:
DFG-Datenbank gepris
Real100g - Drahtlose Kommunikation mit 100 Gb/s

Detailinformationen

Projektleitung

contact-box image

Prof. Dr.-Ing. J. Christoph Scheytt

Schaltungstechnik (SCT) / Heinz Nixdorf Institut

Zur Person
contact-box image

Ingmar Kallfass

Universit?t Stuttgart

Zur Person (Orcid.org)
contact-box image

Rolf Kraemer

Brandenburgische Technische Universit?t Cottbus-Senftenberg (BTU)

Zur Person (Orcid.org)